«« ( Date ) »» // «« ( Thread ) »» // vlsi-nastava - 2007

Re: Sijaset pitanjca :)

by Ivo Mihailovic
subota, 24. februar 2007 - 02:19.

Ostalo kad procitam ako me neko ne preduhitri

On 24/02/07, Ivo Mihailovic <ivonindza@gmail.com> wrote:

4. Prva principijelna sema je bezveze, gledaj drugu. A ovo sam ti vec
odgovorio na forumu

On 24/02/07, Ivo Mihailovic <ivonindza@gmail.com> wrote:
>
> 2. Z1-Z7 su muxevi. Ima dosta greski ali u osnovi bitno je sledece:
> 1) Kod rotiranja EAO = 1 da bi razred Wi zadrzao svoju vrednost
> 2) Kod pomeranja u levo EAO = 0 da bi se punio nulama s desne strane
> 3) Kod pomeranja u desno se s leve strane dopunjuje bitima LSC u koje se
> upisuje 0 ili 1 u zavisnosti da li je aritmeticko ili logicko pomeranje
> 4) pomeranje/rotiranje za N mesta u jednu stranu je pomeranje/rotiranje
> za 8-N mesta u drugu stranu
>
> AR bi valjda trebalo da se vodi na ulaze multupleksera Z. Greska je i
> sto RSC kod rotacije desno treba da je N, a kod ulevo 8-N, kod logickog
> desno LSCn = 0 itd.
>
>
> On 24/02/07, Ivo Mihailovic <ivonindza@gmail.com > wrote:
> >
> > 1. Da
> >
> > On 24/02/07, Ciric Marko < ciric.marko@gmail.com > wrote:
> >
> > > 1. Iz AD-HOC materijala (ADHOC.ppt) treba samo ADHOC (ona tri
> > > algoritma), ne i Bluetooth, jel tako?
> > >
> > > 2. Resursi procesora, detaljna shema barel pomeracha (ona uz koju
> > > ide tabela kontrolnih signala LSC,RSC,EAO i AR): shta su elementi Z1-Z7
> > > (MUXevi, sabirachi, shta?). Gde bi trebalo da bude signal AR na shemi (nema
> > > ga!)? Cini mi se da u toj tabeli ima nekih greshaka...
> > >
> > > 3. Resursi procesora, parcijalni proizvodi pomocu ROM memorije:
> > > sushtina je u tome da se svi moguci 8-bitni parc.proizvodi nalaze u
> > > 256-ulaznoj ROM mem, a kako se onda oni sabiraju (kad se ocitaju)? U knjizi
> > > pise pomocu CSA sabiraca i data je neka neshvatljiva Wallaceova shema...
> > >
> > > 4. Kod testiranja (BIST): vlsi.ppt, slika na slajdu 59: kako to kad
> > > se povezu linkovi oznaceni zvezdicom nastaje shift reg. od onih DFFova?
> > > Jasno mi je da je to samo principijelna shema, al opet nema smisla (ili ja
> > > ne shvatam). Isti falj, slika na slajdu 60: cemu sluzi onaj MUX na kraju, na
> > > cije ulaze dolaze Zn i izlaz zadnjeg DFFa, a izlaz je oznacen sa R? Zar ne
> > > bi moglo samo da se izvuce izlaz zadnjeg DFFa direktno na R izlaz celog
> > > chipa, posto Zn izlaza vec postoji nezavisno?
> > >
> > > 5. ADHOC.ppt slajd 48: u slucaju kidanja linka, cvor koji je ostao
> > > bez downstream veza broadcastuje UPD (tako pise). Zar ne bi trebao da
> > > broadcastuje QRY?
> > >
> > > E sad, ako kojim odgovor na prvo pitanje negativan, onda.... pitanja
> > > 6 I 7
> > >
> > > 6. Sta je ustvari CA i sta tacno radi? (slajdovi 65-68 ADHOC.ppt)
> > >
> > > 7. Kako funkcionise "distribution of trust" protokol u ad-hoc
> > > mrezama? (slajdovi 65-68 ADHOC.ppt)
> > >
> > > Pozdrav
> > >
> > > -----------------------------------------------------------------
> > > unsubscribe:
> > > minimalist@rti.etf.bg.ac.yu?subject=unsubscribe%20vlsi-nastava<http://minimalist@rti.etf.bg.ac.yu/?subject=unsubscribe%20vlsi-nastava>
> > > -----------------------------------------------------------------
> > >
> > >
> >
>